
Digital Backend Engineer – Physical Design & Sign-off - Milano - T248A404808
- Milano
- Tempo indeterminato
- Full time
- Synthesis e floor-planning a partire da netlist RTL, definendo macro placement, channel e power grid.
- Place-&-Route (Cadence Innovus, Synopsys ICC2/ Fusion Compiler, Siemens Aprisa) con focus su congestione, timing e DRC.
- Clock-Tree Synthesis (CTS) e ottimizzazione di skew, jitter e insertion delay.
- Static Timing Analysis (STA) con PrimeTime o Tempus, chiusura di hold/set-up e path criticali multi-corner.
- Power e IR-drop analysis, integrazione di tecniche low-power (UPF, DVFS, power gating).
- Physical verification (DRC/LVS), EM/IR e sign-off di layout con Calibre o Pegasus.
- Script di automazione (TCL, Python, Bash) per flussi P&R e regressioni di verifica su server farm.
- Generazione di documentazione tecnica e report di stato per designer digitali, layout e management.
- Mentorship di profili junior e interfaccia con foundry e service house di package & test.
- Economics: contratto a tempo indeterminato CCNL Commercio.
- Crescita: ambiente dinamico che favorisce innovazione e formazione continua (corsi tool EDA, conferenze DATE/ISPD).
- Sede: uffici nel cuore di Milano, vicino a trasporti pubblici e servizi.
- Socialità: team-building ed eventi regolari per rafforzare lo spirito di squadra.
- Benefit: bonus annuale legato ai risultati, mensa interna/buoni pasto, assicurazione sanitaria.